"No cookies, no javascript, no trace. We protect your privacy"

About 404 results found.


Lark3ri
http://lark3riwbznj57bmbayrojrox4oaemlvl6tsldqdqe3iqvwfgrdozuyd.onion/code-extern.php?raw=&fp=projects/matrix-and-vector-classes-with-cplusplus/vector&ft=h

( * this == rhs ) ; } // Products template < class T > T Vector < T > :: dot ( const Vector & rhs ) const { return x * rhs. x + y * rhs. y + z * rhs. z ; } template < class T > Vector < T > Vector < T > :: cross ( const Vector & rhs ) const { T _x = y * rhs. z - z * rhs. y ; T _y = z * rhs. x - x * rhs. z ; T _z = x * rhs. y - y * rhs. x ; return Vector ( _x, _y, _z ) ; } template < class T > T Vector < T > :: length () const { return sqrt ( x*x + y*y + z*z ) ; } template < class T > T Vector < T > :: length_sqr () const { return ( x*x + y*y + z*z ) ; } template < class T > Vector < T > Vector < T > :: normalized () const { T l = length () ; Vector < T > r = 0 ; if ( l == 0 ) return r; r = ( * this ) ; return r /= l; } template < class T > void Vector < T > :: normalize () { T l = length () ; if ( l == 0 ) x = y = z = 0 ; else ( * this ) /= l; } #endif // VECTOR_H /* Copyright (C) 2017 Lari Varjonen < [email protected] > This program is free software; you can redistribute it and/or modify it under the terms of the GNU General Public License version 2 as published by the Free Software Foundation. ...

zen.co.uk - contacts | Zen Internet | RelateList
http://relateoak2hkvdty6ldp7x67hys7pzaeax3hwhidbqkjzva3223jpxqd.onion/zen.co.uk/contacts

What this information means and where it comes from 1 p*[email protected] 2 z******[email protected] 3 c********[email protected] 4 b*********[email protected] 5 l*********[email protected] 6 z******[email protected] 7 t*****[email protected] 8 z******[email protected] 9 d***[email protected] 10 z******[email protected] 11 z******[email protected] 12 z*****[email protected] 13 j****[email protected] 14 r**********[email protected] 15 s******[email protected] 16 j*********[email protected] 17 p**********[email protected] 18 k**********[email protected] 19 a**[email protected] 20 r*********[email protected] 21 z******[email protected] 22 r**********[email protected] 23 z******[email protected] 24 p**********[email protected] 25 h*********[email protected] 26 s***[email protected] 27 d**********[email protected] 28 z*******[email protected] 29 l*****[email protected] 30 n********[email protected] 31 j***[email protected] 32 z******[email protected] 33 n******[email protected] 34 s**********[email protected] 35 z******[email protected] 36 z******[email protected] 37 z*********[email protected] 38 c*****[email protected] 39 a******[email protected] 40 i***[email protected] 41 v******[email protected] 42 r**********[email protected] 43 c**********[email protected] 44 d********[email protected] 45 c**********[email protected] 46 h*********[email protected] 47 a*********[email protected] 48 m*********[email protected] 49 e****[email protected] 50 z******[email protected] 51 z******[email protected] 52 n*********[email protected] 53 p********[email protected] 54 z*******[email protected] 55 z******[email protected]co.uk 56 z******[email protected] 57 j**********[email protected] 58 n*********[email protected] 59 r***[email protected] 60 p*********[email protected] 61 p*********[email protected] 62 d**********[email protected] 63 m*****[email protected] 64 k******[email protected] 65 j********[email protected] 66 z******[email protected] 67 g*******[email protected] 68 c********[email protected] 69 j**********[email protected] 70 t***[email protected] 71 c**********[email protected] 72 a********[email protected] 73 c**********[email protected] 74 d****[email protected] 75 a*********[email protected] 76 m**********[email protected] 77 j**********[email protected] 78 p*****[email protected] 79 a******[email protected] 80 s**********[email protected] 81 a**********[email protected] 82 c**********[email protected] 83 c**********[email protected] 84 l*[email protected] 85 s**********[email protected] 86 j*******[email protected] 87 b**********[email protected] 88 z*****[email protected] 89 t**********[email protected] 90 m**********[email protected] 91 z******[email protected] 92 m**[email protected] 93 l**********[email protected] 94 d*********[email protected] 95 d**********[email protected] 96 d********[email protected] 97 c**********[email protected] 98 j**********[email protected] 99 a***[email protected] 100 z*******[email protected] 1 2 3 4 5 6 Home About FAQ Disclaimer Contact us © 2009 - 2022 Explore: Education Goverment Military Fortune Banks ...

Anonse - Roksany
http://roksanyvopzjvldud3d3dhk2x7oyeypvvbmybzsp4scmoe3ssdyj2uqd.onion

Oral bez zabezpieczenia oral bez zabezpieczenia z finałem oral bez zabezpiecznia Oral jako gra wstepna bez zabezpiec oral możliwy bez oral obustronny oral seks oral w gumce oral w lub bez zabezpieczenia oral w obie strony oral w zab oral w zabezp. lub bez oral w zabezpieczeniu oral w zabezpieczniu oral without Oral z finałem oral z finałem w ustach oral z połykiem oralik oralik bez zabezp Oralnie Oralny oralny bez Oralny bez gumeczki oralny bez gumki Oralny bez zabezpieczenia oralny do koŃca lub z gumkĄ oralny możliwy bez zabezpieczenia oralny na ciałko oralny seks Oralny w zabezpieczeniu oralny w zabezpieczeniu lub bez oralny z dowolnym finałem Oralny z finałem oralny z finałem dowolnym Oralny z połykiem orgazm ostre dymanko ostre rzniecie ostre słowa Ostre słówka ostry anal Ostry i namiętny seks ostry klasyk Ostry seks ostry seks klasyczny ostry seks od tyłu ostry spank i trampling 250zł ostrzejszy seks Outcall overnight date packa palcówa palcÓweczka Palcóweczka Palcówka palcówki paluszki w pupkę pani prezes panie pary Pedicure peeling Peelingi peelingi ciała pejcz pejcze pejczowanie Pejczyk pełen fisting vaginal dopłata 100 z peŁen full servis Pełna dyskrecja Pełna Godzina pełny fisting waginalny penetracja Penetracja paluszkami Perwersje Petting picie spermy z kieliszka pielęgnacja pielęgnacja ciała pierszczoty piesczoty pieszczenie jajek pieszczenie sutków pieszczony Pieszczotki pieszczotki całego ciała Pieszczoty PIESZCZOTY Pieszczoty całego ciała pieszczoty ciała pieszczoty ciała obopólne Pieszczoty ciałem pieszczoty cielesne Pieszczoty i pocałunki Pieszczoty i pocałunki po ciele Pieszczoty jąder pieszczoty jĄder pieszczoty jąderek Pieszczoty jajeczek Pieszczoty obustronne pieszczoty oralne Pieszczoty penisa stopami/piersiami Pieszczoty po ciele Pieszczoty pocałunki pieszczoty prostaty pieszczoty tak jak lubisz pieszczoty w moją stronę Pieszczoty wspólne Pieszczoty wzajemne piling Piss PISS piss na ciało piss na ciało 250zł piss na ciało 50 dopłata piss na ciało i twarz piss na ciebie piss na twarz 250zł piss obustronny piss poniżej twarzy piss w moją stronę piss w obie strony piss w pana stronę w cenie piss w stronę panów piss w stronę partnera piss w twojĄ stronę Piss w twoją stronę Piss w Twoją stronę piss w twoją stronę 100 Piss w Twoją stronę 50zl piss w twoją stronę dopłata 50zł piss w twoją stronę tylko za dopł Piss w twoją stronę za dopłatą piss w twoją stronę za dopłatą 50zl Piss za dopłatą piss za opłatą Pissing pissing (dopłata) Pissing 400zl Pissing 50 zl pissing do ust pissing na ciebie pissing na klienta 50 pissing obustronny pissing w moją stronę pissing w stronę pana pissing w stronę pana dopłata 100zł Pissing w stronę partnera pissing w twoją stronę pissing za dopłatą Pissing(dopłata) pissinig w stronę partnera plucie plucie na ciało i twarz Pobudzający masaż pocałuneczki pocałunek pocaŁunki Pocałunki pocałunki (nie zawsze) pocałunki 50zł pocałunki calego ciała Pocałunki ciała pocałunki delikatne pocałunki delikatne i namiętne pocałunki głębokie pocałunki i pieszczoty pocałunki na ciałko pocałunki namiętne Pocałunki namiętnie pocałunki osoby niepalące Pocałunki po calym ciele pocałunki po ciałku Pocałunki po ciele pocałunki po cycuszkach pocałunki tylko po ciele pocałunki w ciało pocałunki w miejscach intymnych Pocałunki w stronę partnera pocałunki w usta Pocałunki z języczkiem Pocałunki(nie zawsze) pociąganie za włosy Podduszanie podduszanie piersiami Podduszanie udami podniecenie podwójna i potrójna penetracja Podwójna penetracja podwójna penetracja(gangbang) pokaz pokaz erotyczny pokaz masturbacji pokaz masturbacji/wibratorem pokaz onanizmu pokaz tryskajacej cipki pokaz wibratorami Pokaz wibratorem pokaz wibratorkiem Pokaz wibro Pokaz z wibratorem pokaz z wibratorkiem pokazy pokazy erotyczne pokazy lesbi show pokazy wibro pokazy z wibratorem pokazy z wibratorkiem pokazy zabaw z wibratorkami polecenia polewanie woskiem Policzkowanie Połyczek połyczek spermy polyk poŁyk Połyk połyk 100 połyk spermy Połyk w cenie połyk z dopłatą połyk za dopłatą poŁyk za dopłatą Połyk za dopłatą 50 połyk za opłatą połykam spermę za dopłatą 50 zł pompowanie penisa poŃczochy Pończochy pończochy i szpilki pończochy kabaretki poŃczoszki Pończoszki POŃCZOSZKI pończoszki i szpileczki Ponizanie Poniżanie poniżanie psychiczne i fizyczne popiół do ust lub na ciało posłuszeństwo Powiększanie Penisa powtórzenie w opcji godzinnej pozycja 6/9 Pozycja 69 POZYCJA 69 pozycja na jeźdźca pozycja na pieska pozycja od tyłu pozycja6/9 pozycja69 Pozycje pozycje do wyboru pozycje jakie lubisz pozycje różne prawdziwa kochanka private pro-masaż profesjonalne masaże profesjonalny Profesjonalny masaż profesjonalny masaż całego ciała Profesjonalny masaż dłońmi Profesjonalny masaż tantryczny Profesjonalny striptiz prostata masaż prostaty proszę oukrycie mojego emalia prysznic Prywatne lokum Prywatne spotkanie Prywatnie prywatnie bez koleżanek prywatność przebieranie przebieranie się w stroje Przebieranki PRZEBIERANKI Przebrania przekazywanie spermy Przyduszanie w Twoją stronę przyjemna atmosfera przypalanie waszych włosów lonowych Przytulanie Przytulanki pse Psychiczna publiczna dominacja rajstop Rajstopki Rajstopy Randka randka gfe randki randki sponsorowane Refleksologia dłoni i stóp Refleksoterapia Stóp Relaks relaksacyjny relaksacyjny masaż relaksujący masażyk relax relaxing massage riming riming za opłatą Rimming RIMMING rimming (100 zł) rimming (dopłata) Rimming (po depilacji) Rimming (za dopłatą) Rimming 50zł rimming obustronny rimming odpłatnie rimming po depilacj rimming w moja stronę Rimming w moją stronę Rimming w obie strony Rimming w twa stronę rimming w twoją stronę rimming za dodatkowa opłatą Rimming za dopłatą rola niewolnika rozkazy Rozmowa rozmowa przy winie rozmowy Różne pozycje różne zmysłowe pozycje różnorodne pozycje różnorodność pozycji rytuał - hammam Rytuał Miracle Plus New Salon masażu sam francuz 15min 50zl sama w mieszkaniu Sauna sauna fińska Sauna karbonowa scat scatt do ust lub na ciało scenariusze scenki scratching sekretarka Seks seks - od tyłu seks - płatny extra Seks - różnorodność pozycji Seks analny Seks Analny SEKS ANALNY seks analny (dopłata) Seks analny (za dopłatą) seks analny 500zł seks analny bez dopłaty Seks analny bez względu na rozmiar seks analny bez zabezpieczenia seks analny dopłata seks analny niezależnie od rozmiaru seks analny plus 200zł seks analny tylko w zabezpieczeniu seks analny w cenie Seks analny w gumeczce seks analny w prezerwatywie seks analny w różnych pozycjach 50 Seks analny w stronę pana-500zł Seks analny w Twoją stronę seks analny w twoja stronę Seks analny w zabezpieczeniu seks analny z zabezpieczeniem seks analny za dodatkową dopłatą seks analny za dopłatą seks analny za dopłatą 100zł seks analny za dopłatą 150zl seks bez gumy Seks bez zabezpieczenia seks erotyczny seks fracunski Seks francuski Seks Francuski Seks francuski bez gumeczki seks francuski bez gumki Seks francuski bez lub z zab seks francuski bez z finałem Seks francuski bez zabezpieczenia seks francuski możliwy bez zabezpie seks francuski w zab lub bez Seks francuski w zabezpieczeniu seks francuski z dowolnym finałem seks francuski z finałem seks francuski z finałem na ciało seks francuski z finałem w ustach seks francuz seks full seks gadżety seks gimnastyczny seks grecki seks grupowy seks hiszpaŃski Seks hiszpański Seks i zabawy pod prysznicem seks kasyczny Seks klasyczny SEKS KLASYCZNY seks klasyczny (tylko w gumce) seks klasyczny (w zabezpieczeniu) seks klasyczny w dowolnej pozycji seks klasyczny w gumce Seks klasyczny w gumeczce seks klasyczny w każdej pozycji seks klasyczny w prezerwatywie Seks klasyczny w różnej pozycji Seks klasyczny w różnych pozycjach Seks klasyczny w wielu pozycjach seks klasyczny w zabez Seks klasyczny w zabezpieczeniu seks klasyczny w zabezpieczniu seks klasyczny wielokrotny seks klasyczny z powtórzeniem seks klasyczny z zabezpieczeniem seks klasyczny za dopłatą Seks klasyczny ze zmianami pozycji seks klasyczny(wielokrotność) Seks klasyk seks klasyk w gumce seks na jeźdźca seks na ostro seks na stojaco seks na stojąco Seks oralny SEKS ORALNY Seks oralny b/z Seks oralny bez gumki seks oralny bez prezerwatywy Seks oralny bez zabezpieczenia seks oralny bez zabiezpieczenia seks oralny bez zbezpieczenia seks oralny bz Seks oralny moze byc bez gumeczki seks oralny w moją stronę seks oralny w obie strony Seks oralny w zabezpieczeniu seks oralny w/bez zabezpieczenia seks oralny z finałem na ciało seks oralny z połykiem seks oralny z zabezpieczeniem seks oralny: 70 zł Seks pod prysznicem seks pokazy seks pozycje dowolne seks przy moim facecie seks przy oknie seks randka seks rosyjski seks różne pozycje seks telefon Seks tradycyjny seks tradycyjny w zabezpieczeniu seks tylko w prezerwatywie seks tylko w zabezpieczeniu seks w aucie seks w dowolnej pozycji Seks w dowolnych pozycjach Seks w gumie Seks w każdej pozycji seks w nietypowych miejscach seks w okres seks w okresie seks w plenerze Seks w różnych pozycjach seks w twoja stronę seks w usta Seks w wielu pozycjach Seks w zabezpieczeniu seks w zabezpieczniu seks we wszystkich pozycjach Seks wielokrotność seks wielokrotny seks z dwoma seks z dwoma mężczyznami seks z gumka seks z kobietą seks z mężczyzną seks z parą seks z parą mieszaną seks z parami seks z zabawkami seks z zabezpieczeniem seks- za dopłatą seks-tele 30zł seks(różne pozycje) Seksi bielizna SEKSI BIELIZNA seksi stroje seksi szpileczki seksi ubranka seksik seksik do wielokrotnosci SEKSIK EROTYCZNY SEKSIK FRANCUSKI seksik klasyczny seksik klasyczny w zabezpieczeniu seksik w różnych pozycjach seksklasyczny w zabezpieczenii Seksowna bielizna seksowne ciuszki seksowne przebrania seksowne stroję Seksowne stroje seksowne ubranka seksowne ubranko Seksowny strój seksowny ubiór sekstelefon 50zł seksy bielizna seksy stroje sensualbody sensualclassic sensualne spotkanie sexapil Sexi bielizna sexi ciuszki sexi stroje sexik Sexmachine Sexy bielizna sexy stroje shibari Siadanie na twarz Siadanie na twarzy Siadanie na twojej twarzy sikanie siusianie skora skóra skórzane stroje skype służenie jako podnóżek smoking fetish Spanking Spełnienie dłonią SPONTAN sportowy sportowy masaż spotkania biznesowe spotkania całodniowe spotkania calonocne Spotkania całonocne Spotkania GFE spotkania na mieście spotkania typu gfe spotkania w hotelu spotkania w moim apartamencie spotkania z masterem spotkania z parą spotkania z parami spotkanie bez limitu spotkanie całodniowe spotkanie całodzienne spotkanie całonocne Spotkanie gfe Spotkanie Gfe spotkanie gfe-400zł spotkanie na calą noc spotkanie na całą noc Spotkanie na noc Spotkanie w klimacie GFE Spotkanie z 2 panami spotkanie z parą sprośne słowa sprzątanie topless sprzedaż bielizny sprzedaŻ filmÓw sprzedaż używanej bielizny spust do buzi spust do buzi za dopłatą spust do buźki Spust do ust SPUST DO UST spust gdzie tylko chcesz spust na brzuszek spust na buzię spust na całe ciało spust na ciałko spust na ciaŁo Spust na ciało SPUST NA CIAŁO spust na cipcie spust na cycuszki spust na dupcie spust na piersi spust na pupę Spust na stopy spust na twarz Spust na twarz 50 spust na wybraną część ciała spust w buzi spuszczanie Squirt squirt(dla doświadczonych/zapytaj) squirting Squriting ssanie SSANIE JAJECZEK ssanie kutasa Ssanie sutków Stały układ stopkę paluszków u nóg strap - on seks za dodatkową opłatą strap on strap on dopłata strap-on strap-on seks strap-on seks za dopłatą Strap-on za dopłatą strap-on za dopłatą 50zł strap-on-250zł Strapon STRAPON strapon seks strapon-różne rozmiary strapon-seks strapoon seks striptease Striptis Striptiz striptiz amatorski striptiz/taniec erotyczny-gogo striptizy Strój erotyczny stroje Stroje erotyczne super francuz Świecowanie uszu swingers Swobodna atmosfera Szampan szarpanie za włosy szpile Szpileczki Szpilki szpilki na Życzenie w godzince szwedzki szybki numerek Szybki seks tajski Taniec Taniec erotyczny Taniec Erotyczny taniec towarzyski Tantra Tantra dla kobiet Tantra dla Pań Tantra dla panów Tantra dla Panów Tantra dla par TANTRA DLA PAR Tantra double Tantra intuicyjna tantra masaż Tantra Massage tantra nuru tantra vip masaŻ tantra w seksownej bieliŹnie TANTRA W SEKSOWNEJ BIELIŹNIE TANTRA ZE WSPÓLNYM MASAŻEM tantra ze wspÓlnym masaŻem tantra ze wspÓlnym prysznicem TANTRA ZE WSPÓLNYM PRYSZNICEM Tantric tantric massage tantryczny Tao tao tantra tortura jąder tortura sutków Tortury tortury genitaliów tortury genitalów tortury jąder penisa kopanie Tortury sutków Towarzystwo Trampling tresura tresura niewolnikow tresura psa na smyczy tresura uległego trójkącik trójkąciki z moją przyjaciółką trójkąt trójkąt 2m ja trójkąt z koleżanką trójkąt z koleżanką cena x 2 trójkąty Trójkąty z panami trzecie zblizenie dopłata 50 trzepanie konika rączka Trzymanie za włosy twerk dance ujeżdżanie Uległość ulegŁoŚci upodlenie upokarzanie upokorzenie uśmiech w godz wielokrotność zbliżeń w godzince dwa zbliżenia w godzinie dwa zbliżenia w hotelu w różnych pozycjach wakacje Walenie konia walenie konia pod kontrolą pani walenie konia stopami wesela wiĄzanie Wiazanie Wiązanie wiazanie jajek do bólu wiązanie poniżanie Wibrator wibrator w stronę partnera wibratorek Wibratorki Wibratory Wibropokaz wieczór kawalerki Wieczor kawalerski Wieczór kawalerski wieczór panieński Wieczory kawalerskie Wieczory panieńskie Wiele numerków wiele orgazmów Wiele pozycji wielokrotne orgazmy wielokrotne pozycje wielokrotnie Wielokrotność wielokrotność - godzinne spotkanie wielokrotność 50 wielokrotność 50 dopłata wielokrotność finału wielokrotność powtórzeń Wielokrotność przy masażu wielokrotność satysfakcji wielokrotność seksu wielokrotność spelnień wielokrotność spełnień Wielokrotność spełnienia wielokrotność uniesien wielokrotność uniesień wielokrotność w godzince wielokrotność w godzinie wielokrotność za dopłatą Wielokrotność zbliżeń wielokrotność zbliżeń w 1h wielokrotność zbliżeń w godzince wielokrotność zbliżeń w godzinie witam proszę bzykaj mnie na maxa Wosk Wspólna kąpiel Wspólna kąpiel w jaccuzi wspólna kąpiel/prysznic Wspólna kolacja wspólna mastrubacja Wspólna mastrurbacja Wspólna masturbacja Wspólna noc wspólna satysfakcja wspólna zabawa wspólne masturbacje Wspólne oglądanie filmów porno wspólne pieszczoty wspólne wyjazdy wspólne wyjścia wspólny dotyk wspólny masaż wspólny orgazm Wspólny prysznic wspólny prysznic dopłata 50 wspólny prysznic: 30 zł wszelkie fetysze wszelkie perwersje wszelkiego rodzaju pieszczoty Wszystkie pozycje WSZYSTKIE POZYCJE wszystko co najlepsze :) wszystko co najlepsze kobieta może wszystko w cenie wulgaryzmy wydawanie poleceń wyjazd Wyjazdy wyjazdy (800 zł) wyjazdy 50zł Wyjazdy do hoteli wyjazdy do hotelu wyjazdy do mieszkań i hoteli wyjazdy hotel wyjazdy hotel 400zł wyjazdy hotel 800zl wyjazdy hotele wyjazdy kawalerskie wyjazdy min 2-3 h wyjazdy na noc do hotelu wyjazdy weekendowe Wyjścia Wyjście do restauracji wykonuje masaż relaksacyjny wykonywanie poleceń wyśmiewanie wysokie obcasy wysokie szpileczki Wysokie szpilki wytrysk do ust wytrysk kobiecy wytrysk na buzie wytrysk na ciało wytrysk na ciaŁo wytrysk na twarz wytrysk w ustach wyuzdanie wyuzdany seks wyzwiska Wyzwiska (w moją stronę) wzajemna masturbacja Wzajemne pieszczoty Wzajemny dotyk Yoni yoni massage z dwoma mężczyznami z dwoma panami z kobietą solo z mężczyzną solo z parą mieszaną z połykiem z zakończeniem ręcznym za dodatkowa dopłata pocałunki za dodatkową opłatą finał na twarz za dopłatą : za dopłatą piss w twoją stronę Zabawa biustem zabawa gadżetami zabawa jądrami zabawa korkiem analnym Zabawa stopkami zabawa wibratorami Zabawa wibratorem ZABAWA wibratorem zabawa wibratorem obupólna zabawa wibratorkiem Zabawa z gadżetami Zabawa z pompką zabawa z straponem zabawa z użyciem wibratora zabawa z wibratorem Zabawa z wibratorem (dopłata) zabawa z wibratorem(dopłata) zabawa z wibratorkiem zabawa z wibro zabawa ze straponem Zabawki zabawki analne Zabawki bdsm Zabawki do masazu prostaty zabawki erotyczne zabawy Zabawy analne zabawy erotyczne Zabawy jedzeniem zabawy sperma zabawy straponem Zabawy wibratorem Zabawy wibratorkiem zabawy z gadżetami Zabawy z wibratorem zabawy z wibratorkami zabawy z wibratorkiem zabawy ze spermą zabawy ze straponem w twoją stronę Zakończenie dłonią zakończenie dłońmi zakończenie francuskie zakończenie hiszpanem zakończenie manualne zakończenie na ciało zakończenie oralne zakończenie pośladkami zakończenie ręczne zakończenie stopami zaspokajanie pani zawstydzanie zawsze uśmiechnięta zbliżenia w zabezpieczeniu złoty deszcz złoty deszcz na ciebie Złoty deszczyk złoty deszczyk na ciebie dopłata Złoty deszczyk(w twoją stronę) Zmiana pozycji Zmiany pozycji zmysłowa bielizna Zmysłowo Zmysłowy masaż zmysłowy masaż na macie tao-tao zmysłowy oralny zmysły zniewolenie zróżnicowane pozycje Filtruj Wyświetla się 1-8 z 12 210 wyników Sortuj według Data Tytuł Cena za godzinę ↑ Cena za godzinę ↓ Biust ↑ Biust ↓ Ocena ↑ Ocena ↓ Andrychów Augustdorf (Niemcy) Bad Essen (Niemcy) Bad Hersfeld (Niemcy) Bad Homburg vor der Höhe (Niemcy)Ober Bad Kreuznach (Niemcy) Bad Lippspringe (Niemcy) Baden (Niemcy) Bamberg (Niemcy) Bartoszyce Bawaria (Niemcy) Będzin Bełchatów Belgia Berheim (Niemcy) Berlin (Niemcy) Beverungen (Niemcy) Biała Podlaska Białogard Białystok Biel (Szwajcaria) Bielawa Bielsko Biała Bielsko-Biała Biłgoraj Bochnia Bochum (Niemcy) Bolesławiec Bonn (Niemcy) Bremen (Niemcy) Brenna Brno (Czechy) Brodnica Brzeg Brzesko Buchs (Szwajcaria) Bünde (Niemcy)Carl Bürglen (Szwajcaria) Bürstadt (Niemcy) Busko - Zdrój Busko Zdrój Bydgoszcz Bytom Bytów Castrop Rauxel (Niemcy) Cedynia Celle (Niemcy) Chełm Chemnitz (Niemcy) Chodzież Chojnice Chorzów Chrzanów Ciechanów Cieszyn Civitanova Marche (Włochy) Cork (Irlandia) Cottbus (Niemcy) Czarnków Czechowice Czechowice Dziedzice Czeladź Częstochowa Dąbrowa Górnicza Dania Datteln (Niemcy) Dębica Dęblin Delmenhorst (Niemcy) Detmold (Niemcy) Diepholz (Niemcy) Dierdorf (Niemcy) Dortmund (Niemcy) Dortmunder (Niemcy) Dramen (Norwegia) Dresden (Niemcy) Dübendorf (Szwajcaria) Dublin (Irlandia) Dulmen (Niemcy) Düsseldorf (Niemcy) Działdowo Dzierżoniów Eckernförde (Niemcy) Egerkingen (Szwajcaria) Eindhoven (Holandia) Elbląg Ełk Emmen (Holandia) Erlinsbach (Szwajcaria) Essen (Niemcy) Flensburg (Niemcy) Frankfurt (Niemcy) Frankfurt nad Menem (Niemcy) Freiburg (Niemcy) Freiburg im Breisgau (Niemcy) Fulda (Niemcy) Fürstenau (Niemcy) Garwolin Gdańsk Gdynia Gelsenkirchen (Niemcy) Geneva (Szwajcaria) Gera (Niemcy) Giessen (Niemcy) Gifhorn (Niemcy) Giżycko Gliwice Głogów Gniezno Goleniów Gontenschwil (Szwajcaria) Góra Kalwaria Gorlice Gorzów Wielkopolski Gorzów Wlkp. ...

Games
http://lariqwsz5jikvas25bzbf6scdwybpivdt4t334fnduzaqxt5pxfqkwid.onion/games

PI / 2 , items: [ ] , player_bullets: [ ] , enem_bullets: [ ] , big_bullets: [ ] , spike: 0 } , ] , cam_positions: [ ] , color: { r: 50 ,g: 255 ,b: 50 } , enem_types: [ 0 , 1 ] , enem_probability: [ { spawn_freq: 30 , freq_margin: 60 , rail_switch_speed: 120 , rail_switch_speed_margin: 50 , } , { spawn_freq: 100 , freq_margin: 60 , rail_switch_speed: 120 , rail_switch_speed_margin: 50 , fire_rate: 128 , fire_rate_margin: 20 , big_bullet_fire_rate: 400 , big_bullet_fire_rate_margin: 480 , } ] , allow_spikes: true , spikes_probability: { spawn_freq: 800 , freq_margin: 400 , stop_position: 110 , stop_position_margin: 50 , speed: 0.15 , speed_margin: 0.02 } , item_types: [ 0 ] , item_probability: [ { spawn_freq: 1100 , freq_margin: 300 , speed: 0.5 , speed_margin: 0.2 , rail_switch_speed: -1 , rail_switch_speed_margin: 0 , } ] , enem_limit: 12 , item_limit: 3 , starting_rail: 2 , direction: true , goto_next_level_score: 120000 } , { lines: [ [ { x: 0 ,y: -20 ,z: -40 } , { x: 0 ,y: 0 ,z: -40 } ] , [ { x: 0 ,y: 0 ,z: -40 } , { x: 0 ,y: 20 ,z: -40 } ] , [ { x: 0 ,y: 20 ,z: -40 } , { x: 0 ,y: 20 ,z: -20 } ] , [ { x: 0 ,y: 20 ,z: -20 } , { x: 0 ,y: 40 ,z: -20 } ] , [ { x: 0 ,y: 40 ,z: -20 } , { x: 0 ,y: 40 ,z: 0 } ] , [ { x: 0 ,y: 40 ,z: 0 } , { x: 0 ,y: 40 ,z: 20 } ] , [ { x: 0 ,y: 40 ,z: 20 } , { x: 0 ,y: 20 ,z: 20 } ] , [ { x: 0 ,y: 20 ,z: 20 } , { x: 0 ,y: 20 ,z: 40 } ] , [ { x: 0 ,y: 20 ,z: 40 } , { x: 0 ,y: 0 ,z: 40 } ] , [ { x: 0 ,y: 0 ,z: 40 } , { x: 0 ,y: -20 ,z: 40 } ] , [ { x: 0 ,y: -20 ,z: 40 } , { x: 0 ,y: -20 ,z: 20 } ] , [ { x: 0 ,y: -20 ,z: 20 } , { x: 0 ,y: -40 ,z: 20 } ] , [ { x: 0 ,y: -40 ,z: 20 } , { x: 0 ,y: -40 ,z: 0 } ] , [ { x: 0 ,y: -40 ,z: 0 } , { x: 0 ,y: -40 ,z: -20 } ] , [ { x: 0 ,y: -40 ,z: -20 } , { x: 0 ,y: -20 ,z: -20 } ] , [ { x: 0 ,y: -20 ,z: -20 } , { x: 0 ,y: -20 ,z: -40 } ] ] , rails: [ { x: 0 ,y: -10 ,z: -40 ,a:-Math. ...

Wyświetlanie wyników reklam z celem Polubienia strony na Facebooku | Centrum pomocy dla firm w Meta
https://pl-pl.facebookwkhpilnemxj7asaniu7vnjjbiltxjqhye3mhbshg7kx5tfyd.onion/business/help/249469901849237

Wyświetlanie wyników reklam z celem Polubienia strony na Facebooku | Centrum pomocy dla firm w MetaDowiedz się, jak wyświetlać wyniki reklam z celem Polubienia strony z poziomu strony na Facebooku. ...

Informacje dla tłumaczy - FSFE
http://fsfeorg3hsfyuhmdylxrqdvgsmjeoxuuug5a4dv3c3grkxzsl33d3xyd.onion/contribute/translators/translators.pl.html

Jednakże używamy języka angielskiego jako zalążek dla pisanych tekstów aby móc dzielić się nimi z resztą organizacji dla przyszłych tłumaczeń. W związku z czym, szczególnie mocno potrzebujemy pomocy z tłumaczeniami na angielski z innych języków, korektą tekstów napisanych po angielsku przez ludzi, których angielski nie jest językiem ojczystym tłumaczeniem z angielskiego na inne języki. ...

A Szabad Eur
https://www.szabadaa4cnxxkikgr4hufwxlsqty36t24yaml4omuglt3e5nvdaj3qd.onion/p/8722.html

Kv í z: Á ld á s vagy á tok az olajembarg ó ? Kv í z: Ki mi é rt felel az ö t ö dik Orb á n-korm á nyban? Kv í z: H á bor ú é s vesz é lyhelyzet – eddig is k é z a k é zben j á rtak? ...

Niemcy – najnowsze wiadomości z Niemiec, Europy i świata | DW
http://dwnewsgngmhlplxy6o2twtfgjnrnjxbegbwqx6wnotdhkzt562tszfid.onion/pl/start/s-11394

Po wojnie ukrywał się i nigdy nie odpowiedział za zbrodnie Pokaż więcej artykułów Z ARCHIWUM REDAKCJI Konrad Adenauer. Audycja z 1993 roku Ostatnia audycja DW po polsku. 2009 rok Marcel Reich-Ranicki. Wywiad z 1963 roku Krzysztof Penderecki. ...

Dimension X - Krang hidden base in Tor Network
http://uo57sqpw4h3g3y3w2j346vxidgcv2iwfaxeyt3ww3tzkj2i5k7a5tpqd.onion

Każdy kto chce sprawnie poruszać się i komunikować w sieci Tor musi posiadać odpowiednie zaplecze, fizyczne, psychologiczne oraz odpowiednie oprogramowanie. Z Torem łącz się z osobnego łącza, jeśli nie masz takiej możliwości korzystaj z VPN 'a przed połączeniem z siecią Tor. Piszę tu o normalnym użytkowniku, nie o złodzieju, włamywaczu czy hakerze. ...

AMD_Navi_GPU/hdmrkcell11ulvt_nopwr.v at c0f39a202a06f57993f0055f15e39431a6b4d815 - AMD_Navi_GPU - Darktea: Dark cup of Gitea (Gitea on the Dark Web)
http://www.it7otdanqu7ktntxzm427cba6i53w6wlanlh23v5i3siqmos47pzhvyd.onion/Anonymous/AMD_Navi_GPU/src/commit/c0f39a202a06f57993f0055f15e39431a6b4d815/navi10.0/hdmrkcell11ulvt_nopwr.v

Explore Help Register Sign In Anonymous / AMD_Navi_GPU Watch 2 Star 0 Fork You ' ve already forked AMD_Navi_GPU 0 Code Issues Pull Requests Projects Releases Wiki Activity AMD Navi GPU hardware source code leak amd navi gpu You can not select more than 25 topics Topics must start with a letter or number, can include dashes ( ' - ' ) and can be up to 35 characters long. 1 Commit 1 Branch 0 Tags 2.9 MiB Verilog 85.3% Forth 6.8% Fortran 3.7% SystemVerilog 3.6% Coq 0.7% Tree: c0f39a202a master Branches Tags ${ item.name } Create tag ${ searchTerm } Create branch ${ searchTerm } from ' c0f39a202a ' ${ noResults } AMD_Navi_GPU / navi10.0 / hdmrkcell11ulvt_nopwr.v 1532 lines 48 KiB Raw Blame History `timescale 1 ps / 1 ps `ifndef SNPS_SEQ_DELAY `define SNPS_SEQ_DELAY 10 `endif `ifndef SNPS_COMBO_DELAY `define SNPS_COMBO_DELAY 0 `endif `ifndef SNPS_CKGT_DELAY `define SNPS_CKGT_DELAY 0 `endif `ifndef SNPS_CKGTLT_DELAY `define SNPS_CKGTLT_DELAY 0 `endif `ifndef SNPS_LAT_DELAY `define SNPS_LAT_DELAY 10 `endif `ifdef VIRL_functiononly `delay_mode_distributed `define _fv `define SNPS_MASK_X_OUT_LATCH `define SNPS_MASK_ERR_UDP `else `delay_mode_path `endif `celldefine module HDBULT11_MRKAN2_4 ( X , A1 , A2 ) ; output X ; input A1 , A2 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly and # `SNPS_COMBO_DELAY inst0 ( X , A1 , A2 ) ; `else and inst1 ( X , A1 , A2 ) ; `endif `ifdef VIRL_functiononly `else specify if ( A2 = = 1 ' b1 ) ( A1 + = > X ) = ( 0 , 0 ) ; if ( A1 = = 1 ' b1 ) ( A2 + = > X ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKAN2_8 ( X , A1 , A2 ) ; output X ; input A1 , A2 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly and # `SNPS_COMBO_DELAY inst0 ( X , A1 , A2 ) ; `else and inst1 ( X , A1 , A2 ) ; `endif `ifdef VIRL_functiononly `else specify if ( A2 = = 1 ' b1 ) ( A1 + = > X ) = ( 0 , 0 ) ; if ( A1 = = 1 ' b1 ) ( A2 + = > X ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKAN2_CK_4 ( Z , CLK , EN ) ; input CLK , EN ; output Z ; wire int_0 ; reg viol_0 ; and inst0 ( int_0 , CLK , EN ) ; `ifdef VIRL_functiononly buf # `SNPS_CKGT_DELAY inst1 ( Z , int_0 ) ; `else buf inst2 ( Z , int_0 ) ; `endif `ifdef VIRL_functiononly `else specify if ( EN = = 1 ' b1 ) ( CLK + = > Z ) = ( 0 , 0 ) ; if ( CLK = = 1 ' b1 ) ( EN + = > Z ) = ( 0 , 0 ) ; $hold ( negedge CLK , posedge EN , 0 , viol_0 ) ; $hold ( negedge CLK , negedge EN , 0 , viol_0 ) ; $setup ( posedge EN , posedge CLK , 0 , viol_0 ) ; $setup ( negedge EN , posedge CLK , 0 , viol_0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKAN2_CK_8 ( Z , CLK , EN ) ; input CLK , EN ; output Z ; wire int_0 ; reg viol_0 ; and inst0 ( int_0 , CLK , EN ) ; `ifdef VIRL_functiononly buf # `SNPS_CKGT_DELAY inst1 ( Z , int_0 ) ; `else buf inst2 ( Z , int_0 ) ; `endif `ifdef VIRL_functiononly `else specify if ( EN = = 1 ' b1 ) ( CLK + = > Z ) = ( 0 , 0 ) ; if ( CLK = = 1 ' b1 ) ( EN + = > Z ) = ( 0 , 0 ) ; $hold ( negedge CLK , posedge EN , 0 , viol_0 ) ; $hold ( negedge CLK , negedge EN , 0 , viol_0 ) ; $setup ( posedge EN , posedge CLK , 0 , viol_0 ) ; $setup ( negedge EN , posedge CLK , 0 , viol_0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKBUF_4 ( X , A ) ; output X ; input A ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly buf # `SNPS_COMBO_DELAY inst0 ( X , A ) ; `else buf inst1 ( X , A ) ; `endif `ifdef VIRL_functiononly `else specify ( A + = > X ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKBUF_8 ( X , A ) ; output X ; input A ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly buf # `SNPS_COMBO_DELAY inst0 ( X , A ) ; `else buf inst1 ( X , A ) ; `endif `ifdef VIRL_functiononly `else specify ( A + = > X ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKBUF_CK_4 ( Z , CLK ) ; input CLK ; output Z ; `ifdef VIRL_functiononly buf # `SNPS_CKGT_DELAY inst0 ( Z , CLK ) ; `else buf inst1 ( Z , CLK ) ; `endif `ifdef VIRL_functiononly `else specify ( CLK + = > Z ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKBUF_CK_8 ( Z , CLK ) ; input CLK ; output Z ; `ifdef VIRL_functiononly buf # `SNPS_CKGT_DELAY inst0 ( Z , CLK ) ; `else buf inst1 ( Z , CLK ) ; `endif `ifdef VIRL_functiononly `else specify ( CLK + = > Z ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKEO2_CKY2_1 ( Z , CLK , EN ) ; input CLK , EN ; output Z ; wire int_0 ; xor inst0 ( int_0 , CLK , EN ) ; `ifdef VIRL_functiononly buf # `SNPS_CKGT_DELAY inst1 ( Z , int_0 ) ; `else buf inst2 ( Z , int_0 ) ; `endif `ifdef VIRL_functiononly `else specify if ( EN = = 1 ' b1 ) ( CLK - = > Z ) = ( 0 , 0 ) ; if ( EN = = 1 ' b0 ) ( CLK + = > Z ) = ( 0 , 0 ) ; if ( CLK = = 1 ' b1 ) ( EN - = > Z ) = ( 0 , 0 ) ; if ( CLK = = 1 ' b0 ) ( EN + = > Z ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKEO2_CKY4_4 ( Z , CLK , EN ) ; input CLK , EN ; output Z ; wire int_0 ; xor inst0 ( int_0 , CLK , EN ) ; `ifdef VIRL_functiononly buf # `SNPS_CKGT_DELAY inst1 ( Z , int_0 ) ; `else buf inst2 ( Z , int_0 ) ; `endif `ifdef VIRL_functiononly `else specify if ( EN = = 1 ' b1 ) ( CLK - = > Z ) = ( 0 , 0 ) ; if ( EN = = 1 ' b0 ) ( CLK + = > Z ) = ( 0 , 0 ) ; if ( CLK = = 1 ' b1 ) ( EN - = > Z ) = ( 0 , 0 ) ; if ( CLK = = 1 ' b0 ) ( EN + = > Z ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKFDN_V2Y2_1 ( Q , QN , CK , D ) ; output Q , QN ; input CK , D ; reg viol_0 ; wire delayed_CK , delayed_D ; wire int_res__CK , int_res_iq , xcr_0 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// `ifdef _fv buf inst0 ( delayed_CK , CK ) ; buf inst1 ( delayed_D , D ) ; `endif not inst2 ( int_res__CK , delayed_CK ) ; `ifndef SNPS_MASK_ERR_UDP snps_dff_err inst3 ( xcr_0 , int_res__CK , delayed_D ) ; `endif snps_dff inst4 ( int_res_iq , viol_0 , int_res__CK , delayed_D , xcr_0 ) ; `ifdef VIRL_functiononly buf # `SNPS_SEQ_DELAY inst5 ( Q , int_res_iq ) ; not # `SNPS_SEQ_DELAY inst6 ( QN , int_res_iq ) ; `else buf inst7 ( Q , int_res_iq ) ; not inst8 ( QN , int_res_iq ) ; `endif `ifdef VIRL_functiononly `else ///////////////////////////////////// // TIMING // ///////////////////////////////////// not inst9 ( ENABLE_NOT_D , D ) ; buf inst10 ( ENABLE_D , D ) ; specify if ( D = = 1 ' b1 ) ( negedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 ) ( negedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( negedge CK = > ( Q : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 ) ( negedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 ) ( negedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( negedge CK = > ( QN : 1 ' b1 ) ) = ( 0 , 0 ) ; $width ( posedge CK & & & ENABLE_NOT_D , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D , 0 , 0 , viol_0 ) ; $setuphold ( negedge CK , posedge D , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( negedge CK , negedge D , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKFDN_V2Y2_4 ( Q , QN , CK , D ) ; output Q , QN ; input CK , D ; reg viol_0 ; wire delayed_CK , delayed_D ; wire int_res__CK , int_res_iq , xcr_0 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// `ifdef _fv buf inst0 ( delayed_CK , CK ) ; buf inst1 ( delayed_D , D ) ; `endif not inst2 ( int_res__CK , delayed_CK ) ; `ifndef SNPS_MASK_ERR_UDP snps_dff_err inst3 ( xcr_0 , int_res__CK , delayed_D ) ; `endif snps_dff inst4 ( int_res_iq , viol_0 , int_res__CK , delayed_D , xcr_0 ) ; `ifdef VIRL_functiononly buf # `SNPS_SEQ_DELAY inst5 ( Q , int_res_iq ) ; not # `SNPS_SEQ_DELAY inst6 ( QN , int_res_iq ) ; `else buf inst7 ( Q , int_res_iq ) ; not inst8 ( QN , int_res_iq ) ; `endif `ifdef VIRL_functiononly `else ///////////////////////////////////// // TIMING // ///////////////////////////////////// not inst9 ( ENABLE_NOT_D , D ) ; buf inst10 ( ENABLE_D , D ) ; specify if ( D = = 1 ' b1 ) ( negedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 ) ( negedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( negedge CK = > ( Q : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 ) ( negedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 ) ( negedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( negedge CK = > ( QN : 1 ' b1 ) ) = ( 0 , 0 ) ; $width ( posedge CK & & & ENABLE_NOT_D , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D , 0 , 0 , viol_0 ) ; $setuphold ( negedge CK , posedge D , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( negedge CK , negedge D , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKFDPQB_V2Y2_1 ( QN , CK , D ) ; output QN ; input CK , D ; reg viol_0 ; wire delayed_CK , delayed_D ; wire int_res_iq , xcr_0 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// `ifdef _fv buf inst0 ( delayed_CK , CK ) ; buf inst1 ( delayed_D , D ) ; `endif `ifndef SNPS_MASK_ERR_UDP snps_dff_err inst2 ( xcr_0 , delayed_CK , delayed_D ) ; `endif snps_dff inst3 ( int_res_iq , viol_0 , delayed_CK , delayed_D , xcr_0 ) ; ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly not # `SNPS_SEQ_DELAY inst4 ( QN , int_res_iq ) ; `else not inst5 ( QN , int_res_iq ) ; `endif `ifdef VIRL_functiononly `else not inst6 ( ENABLE_NOT_D , D ) ; buf inst7 ( ENABLE_D , D ) ; specify if ( D = = 1 ' b1 ) ( posedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 ) ( posedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( posedge CK = > ( QN : 1 ' b1 ) ) = ( 0 , 0 ) ; $width ( posedge CK & & & ENABLE_NOT_D , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D , 0 , 0 , viol_0 ) ; $setuphold ( posedge CK , posedge D , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK , negedge D , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKFDP_V2Y2_1 ( Q , QN , CK , D ) ; output Q , QN ; input CK , D ; reg viol_0 ; wire delayed_D , delayed_CK ; wire int_res_iq , xcr_0 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// `ifdef _fv buf inst0 ( delayed_CK , CK ) ; buf inst1 ( delayed_D , D ) ; `endif `ifndef SNPS_MASK_ERR_UDP snps_dff_err inst2 ( xcr_0 , delayed_CK , delayed_D ) ; `endif snps_dff inst3 ( int_res_iq , viol_0 , delayed_CK , delayed_D , xcr_0 ) ; `ifdef VIRL_functiononly buf # `SNPS_SEQ_DELAY inst4 ( Q , int_res_iq ) ; not # `SNPS_SEQ_DELAY inst5 ( QN , int_res_iq ) ; `else buf inst6 ( Q , int_res_iq ) ; not inst7 ( QN , int_res_iq ) ; `endif `ifdef VIRL_functiononly `else ///////////////////////////////////// // TIMING // ///////////////////////////////////// not inst8 ( ENABLE_NOT_D , D ) ; buf inst9 ( ENABLE_D , D ) ; specify ( posedge CK = > ( Q : 1 ' b1 ) ) = ( 0 , 0 ) ; ( posedge CK = > ( QN : 1 ' b1 ) ) = ( 0 , 0 ) ; $width ( posedge CK & & & ENABLE_NOT_D , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D , 0 , 0 , viol_0 ) ; $setuphold ( posedge CK , posedge D , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK , negedge D , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKFSDN_V2Y2_1 ( Q , QN , CK , D , SI , SE ) ; output Q , QN ; input CK , D , SI , SE ; reg viol_0 ; wire delayed_CK , delayed_D , delayed_SI , delayed_SE ; wire int_res__CK , int_res__D , int_res_iq , xcr_0 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// `ifdef _fv buf inst0 ( delayed_CK , CK ) ; buf inst1 ( delayed_D , D ) ; buf inst2 ( delayed_SI , SI ) ; buf inst3 ( delayed_SE , SE ) ; `endif not inst4 ( int_res__CK , delayed_CK ) ; snps_mux2 inst5 ( int_res__D , delayed_SI , delayed_D , delayed_SE ) ; `ifndef SNPS_MASK_ERR_UDP snps_dff_err inst6 ( xcr_0 , int_res__CK , int_res__D ) ; `endif snps_dff inst7 ( int_res_iq , viol_0 , int_res__CK , int_res__D , xcr_0 ) ; `ifdef VIRL_functiononly buf # `SNPS_SEQ_DELAY inst8 ( Q , int_res_iq ) ; not # `SNPS_SEQ_DELAY inst9 ( QN , int_res_iq ) ; `else buf inst10 ( Q , int_res_iq ) ; not inst11 ( QN , int_res_iq ) ; `endif `ifdef VIRL_functiononly `else ///////////////////////////////////// // TIMING // ///////////////////////////////////// not inst12 ( _net_0 , SE ) ; not inst13 ( _net_1 , D ) ; not inst14 ( _net_2 , SI ) ; and inst15 ( ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , _net_0 , _net_1 , _net_2 ) ; not inst16 ( _net_3 , SE ) ; not inst17 ( _net_4 , D ) ; and inst18 ( ENABLE_NOT_D_AND_NOT_SE_AND_SI , _net_3 , _net_4 , SI ) ; not inst19 ( _net_5 , D ) ; not inst20 ( _net_6 , SI ) ; and inst21 ( ENABLE_NOT_D_AND_SE_AND_NOT_SI , SE , _net_5 , _net_6 ) ; not inst22 ( _net_7 , D ) ; and inst23 ( ENABLE_NOT_D_AND_SE_AND_SI , SE , _net_7 , SI ) ; not inst24 ( _net_8 , SE ) ; not inst25 ( _net_9 , SI ) ; and inst26 ( ENABLE_D_AND_NOT_SE_AND_NOT_SI , _net_8 , D , _net_9 ) ; not inst27 ( _net_10 , SE ) ; and inst28 ( ENABLE_D_AND_NOT_SE_AND_SI , _net_10 , D , SI ) ; not inst29 ( _net_11 , SI ) ; and inst30 ( ENABLE_D_AND_SE_AND_NOT_SI , SE , D , _net_11 ) ; and inst31 ( ENABLE_D_AND_SE_AND_SI , SE , D , SI ) ; not inst32 ( _net_12 , SI ) ; not inst33 ( _net_13 , SE ) ; and inst34 ( ENABLE_NOT_SE_AND_NOT_SI , _net_12 , _net_13 ) ; not inst35 ( _net_14 , SE ) ; and inst36 ( ENABLE_NOT_SE_AND_SI , SI , _net_14 ) ; not inst37 ( _net_15 , D ) ; and inst38 ( ENABLE_NOT_D_AND_SI , SI , _net_15 ) ; not inst39 ( _net_16 , SI ) ; and inst40 ( ENABLE_D_AND_NOT_SI , _net_16 , D ) ; not inst41 ( _net_17 , D ) ; and inst42 ( ENABLE_NOT_D_AND_SE , SE , _net_17 ) ; and inst43 ( ENABLE_D_AND_SE , SE , D ) ; specify if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( negedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( negedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( negedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( negedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( negedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( negedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( negedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( negedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( negedge CK = > ( Q : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( negedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( negedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( negedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( negedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( negedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( negedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( negedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( negedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( negedge CK = > ( QN : 1 ' b1 ) ) = ( 0 , 0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $setuphold ( negedge CK & & & ENABLE_NOT_SE_AND_NOT_SI , posedge D & & & ENABLE_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( negedge CK & & & ENABLE_NOT_SE_AND_NOT_SI , negedge D & & & ENABLE_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( negedge CK & & & ENABLE_NOT_SE_AND_SI , posedge D & & & ENABLE_NOT_SE_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( negedge CK & & & ENABLE_NOT_SE_AND_SI , negedge D & & & ENABLE_NOT_SE_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( negedge CK & & & ENABLE_NOT_D_AND_SI , posedge SE & & & ENABLE_NOT_D_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( negedge CK & & & ENABLE_NOT_D_AND_SI , negedge SE & & & ENABLE_NOT_D_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( negedge CK & & & ENABLE_D_AND_NOT_SI , posedge SE & & & ENABLE_D_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( negedge CK & & & ENABLE_D_AND_NOT_SI , negedge SE & & & ENABLE_D_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( negedge CK & & & ENABLE_NOT_D_AND_SE , posedge SI & & & ENABLE_NOT_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( negedge CK & & & ENABLE_NOT_D_AND_SE , negedge SI & & & ENABLE_NOT_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( negedge CK & & & ENABLE_D_AND_SE , posedge SI & & & ENABLE_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( negedge CK & & & ENABLE_D_AND_SE , negedge SI & & & ENABLE_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKFSDN_V2Y2_4 ( Q , QN , CK , D , SI , SE ) ; output Q , QN ; input CK , D , SI , SE ; reg viol_0 ; wire delayed_CK , delayed_D , delayed_SI , delayed_SE ; wire int_res__CK , int_res__D , int_res_iq , xcr_0 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// `ifdef _fv buf inst0 ( delayed_CK , CK ) ; buf inst1 ( delayed_D , D ) ; buf inst2 ( delayed_SI , SI ) ; buf inst3 ( delayed_SE , SE ) ; `endif not inst4 ( int_res__CK , delayed_CK ) ; snps_mux2 inst5 ( int_res__D , delayed_SI , delayed_D , delayed_SE ) ; `ifndef SNPS_MASK_ERR_UDP snps_dff_err inst6 ( xcr_0 , int_res__CK , int_res__D ) ; `endif snps_dff inst7 ( int_res_iq , viol_0 , int_res__CK , int_res__D , xcr_0 ) ; `ifdef VIRL_functiononly buf # `SNPS_SEQ_DELAY inst8 ( Q , int_res_iq ) ; not # `SNPS_SEQ_DELAY inst9 ( QN , int_res_iq ) ; `else buf inst10 ( Q , int_res_iq ) ; not inst11 ( QN , int_res_iq ) ; `endif `ifdef VIRL_functiononly `else ///////////////////////////////////// // TIMING // ///////////////////////////////////// not inst12 ( _net_0 , SE ) ; not inst13 ( _net_1 , D ) ; not inst14 ( _net_2 , SI ) ; and inst15 ( ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , _net_0 , _net_1 , _net_2 ) ; not inst16 ( _net_3 , SE ) ; not inst17 ( _net_4 , D ) ; and inst18 ( ENABLE_NOT_D_AND_NOT_SE_AND_SI , _net_3 , _net_4 , SI ) ; not inst19 ( _net_5 , D ) ; not inst20 ( _net_6 , SI ) ; and inst21 ( ENABLE_NOT_D_AND_SE_AND_NOT_SI , SE , _net_5 , _net_6 ) ; not inst22 ( _net_7 , D ) ; and inst23 ( ENABLE_NOT_D_AND_SE_AND_SI , SE , _net_7 , SI ) ; not inst24 ( _net_8 , SE ) ; not inst25 ( _net_9 , SI ) ; and inst26 ( ENABLE_D_AND_NOT_SE_AND_NOT_SI , _net_8 , D , _net_9 ) ; not inst27 ( _net_10 , SE ) ; and inst28 ( ENABLE_D_AND_NOT_SE_AND_SI , _net_10 , D , SI ) ; not inst29 ( _net_11 , SI ) ; and inst30 ( ENABLE_D_AND_SE_AND_NOT_SI , SE , D , _net_11 ) ; and inst31 ( ENABLE_D_AND_SE_AND_SI , SE , D , SI ) ; not inst32 ( _net_12 , SI ) ; not inst33 ( _net_13 , SE ) ; and inst34 ( ENABLE_NOT_SE_AND_NOT_SI , _net_12 , _net_13 ) ; not inst35 ( _net_14 , SE ) ; and inst36 ( ENABLE_NOT_SE_AND_SI , SI , _net_14 ) ; not inst37 ( _net_15 , D ) ; and inst38 ( ENABLE_NOT_D_AND_SI , SI , _net_15 ) ; not inst39 ( _net_16 , SI ) ; and inst40 ( ENABLE_D_AND_NOT_SI , _net_16 , D ) ; not inst41 ( _net_17 , D ) ; and inst42 ( ENABLE_NOT_D_AND_SE , SE , _net_17 ) ; and inst43 ( ENABLE_D_AND_SE , SE , D ) ; specify if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( negedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( negedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( negedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( negedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( negedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( negedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( negedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( negedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( negedge CK = > ( Q : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( negedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( negedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( negedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( negedge CK = > ( QN - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( negedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( negedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( negedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( negedge CK = > ( QN + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( negedge CK = > ( QN : 1 ' b1 ) ) = ( 0 , 0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $setuphold ( negedge CK & & & ENABLE_NOT_SE_AND_NOT_SI , posedge D & & & ENABLE_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( negedge CK & & & ENABLE_NOT_SE_AND_NOT_SI , negedge D & & & ENABLE_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( negedge CK & & & ENABLE_NOT_SE_AND_SI , posedge D & & & ENABLE_NOT_SE_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( negedge CK & & & ENABLE_NOT_SE_AND_SI , negedge D & & & ENABLE_NOT_SE_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( negedge CK & & & ENABLE_NOT_D_AND_SI , posedge SE & & & ENABLE_NOT_D_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( negedge CK & & & ENABLE_NOT_D_AND_SI , negedge SE & & & ENABLE_NOT_D_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( negedge CK & & & ENABLE_D_AND_NOT_SI , posedge SE & & & ENABLE_D_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( negedge CK & & & ENABLE_D_AND_NOT_SI , negedge SE & & & ENABLE_D_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( negedge CK & & & ENABLE_NOT_D_AND_SE , posedge SI & & & ENABLE_NOT_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( negedge CK & & & ENABLE_NOT_D_AND_SE , negedge SI & & & ENABLE_NOT_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( negedge CK & & & ENABLE_D_AND_SE , posedge SI & & & ENABLE_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( negedge CK & & & ENABLE_D_AND_SE , negedge SI & & & ENABLE_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKFSDPQ_V2Y2_1 ( Q , CK , D , SI , SE ) ; output Q ; input CK , D , SI , SE ; reg viol_0 ; wire delayed_CK , delayed_D , delayed_SI , delayed_SE ; wire int_res__D , xcr_0 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// `ifdef _fv buf inst0 ( delayed_CK , CK ) ; buf inst1 ( delayed_D , D ) ; buf inst2 ( delayed_SI , SI ) ; buf inst3 ( delayed_SE , SE ) ; `endif snps_mux2 inst4 ( int_res__D , delayed_SI , delayed_D , delayed_SE ) ; `ifndef SNPS_MASK_ERR_UDP snps_dff_err inst5 ( xcr_0 , delayed_CK , int_res__D ) ; `endif ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly snps_dff # `SNPS_SEQ_DELAY inst6 ( Q , viol_0 , delayed_CK , int_res__D , xcr_0 ) ; `else snps_dff inst7 ( Q , viol_0 , delayed_CK , int_res__D , xcr_0 ) ; `endif `ifdef VIRL_functiononly `else not inst8 ( _net_0 , SE ) ; not inst9 ( _net_1 , D ) ; not inst10 ( _net_2 , SI ) ; and inst11 ( ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , _net_0 , _net_1 , _net_2 ) ; not inst12 ( _net_3 , SE ) ; not inst13 ( _net_4 , D ) ; and inst14 ( ENABLE_NOT_D_AND_NOT_SE_AND_SI , _net_3 , _net_4 , SI ) ; not inst15 ( _net_5 , D ) ; not inst16 ( _net_6 , SI ) ; and inst17 ( ENABLE_NOT_D_AND_SE_AND_NOT_SI , SE , _net_5 , _net_6 ) ; not inst18 ( _net_7 , D ) ; and inst19 ( ENABLE_NOT_D_AND_SE_AND_SI , SE , _net_7 , SI ) ; not inst20 ( _net_8 , SE ) ; not inst21 ( _net_9 , SI ) ; and inst22 ( ENABLE_D_AND_NOT_SE_AND_NOT_SI , _net_8 , D , _net_9 ) ; not inst23 ( _net_10 , SE ) ; and inst24 ( ENABLE_D_AND_NOT_SE_AND_SI , _net_10 , D , SI ) ; not inst25 ( _net_11 , SI ) ; and inst26 ( ENABLE_D_AND_SE_AND_NOT_SI , SE , D , _net_11 ) ; and inst27 ( ENABLE_D_AND_SE_AND_SI , SE , D , SI ) ; not inst28 ( _net_12 , SI ) ; not inst29 ( _net_13 , SE ) ; and inst30 ( ENABLE_NOT_SE_AND_NOT_SI , _net_12 , _net_13 ) ; not inst31 ( _net_14 , SE ) ; and inst32 ( ENABLE_NOT_SE_AND_SI , SI , _net_14 ) ; not inst33 ( _net_15 , D ) ; and inst34 ( ENABLE_NOT_D_AND_SI , SI , _net_15 ) ; not inst35 ( _net_16 , SI ) ; and inst36 ( ENABLE_D_AND_NOT_SI , _net_16 , D ) ; not inst37 ( _net_17 , D ) ; and inst38 ( ENABLE_NOT_D_AND_SE , SE , _net_17 ) ; and inst39 ( ENABLE_D_AND_SE , SE , D ) ; specify if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( posedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( posedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( posedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( posedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( posedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( posedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( posedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( posedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( posedge CK = > ( Q : 1 ' b1 ) ) = ( 0 , 0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $setuphold ( posedge CK & & & ENABLE_NOT_SE_AND_NOT_SI , posedge D & & & ENABLE_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK & & & ENABLE_NOT_SE_AND_NOT_SI , negedge D & & & ENABLE_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK & & & ENABLE_NOT_SE_AND_SI , posedge D & & & ENABLE_NOT_SE_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK & & & ENABLE_NOT_SE_AND_SI , negedge D & & & ENABLE_NOT_SE_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SI , posedge SE & & & ENABLE_NOT_D_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SI , negedge SE & & & ENABLE_NOT_D_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_NOT_SI , posedge SE & & & ENABLE_D_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_NOT_SI , negedge SE & & & ENABLE_D_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SE , posedge SI & & & ENABLE_NOT_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SE , negedge SI & & & ENABLE_NOT_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_SE , posedge SI & & & ENABLE_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_SE , negedge SI & & & ENABLE_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKFSDPQ_V2Y2_4 ( Q , CK , D , SI , SE ) ; output Q ; input CK , D , SI , SE ; reg viol_0 ; wire delayed_CK , delayed_D , delayed_SI , delayed_SE ; wire int_res__D , xcr_0 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// `ifdef _fv buf inst0 ( delayed_CK , CK ) ; buf inst1 ( delayed_D , D ) ; buf inst2 ( delayed_SI , SI ) ; buf inst3 ( delayed_SE , SE ) ; `endif snps_mux2 inst4 ( int_res__D , delayed_SI , delayed_D , delayed_SE ) ; `ifndef SNPS_MASK_ERR_UDP snps_dff_err inst5 ( xcr_0 , delayed_CK , int_res__D ) ; `endif ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly snps_dff # `SNPS_SEQ_DELAY inst6 ( Q , viol_0 , delayed_CK , int_res__D , xcr_0 ) ; `else snps_dff inst7 ( Q , viol_0 , delayed_CK , int_res__D , xcr_0 ) ; `endif `ifdef VIRL_functiononly `else not inst8 ( _net_0 , SE ) ; not inst9 ( _net_1 , D ) ; not inst10 ( _net_2 , SI ) ; and inst11 ( ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , _net_0 , _net_1 , _net_2 ) ; not inst12 ( _net_3 , SE ) ; not inst13 ( _net_4 , D ) ; and inst14 ( ENABLE_NOT_D_AND_NOT_SE_AND_SI , _net_3 , _net_4 , SI ) ; not inst15 ( _net_5 , D ) ; not inst16 ( _net_6 , SI ) ; and inst17 ( ENABLE_NOT_D_AND_SE_AND_NOT_SI , SE , _net_5 , _net_6 ) ; not inst18 ( _net_7 , D ) ; and inst19 ( ENABLE_NOT_D_AND_SE_AND_SI , SE , _net_7 , SI ) ; not inst20 ( _net_8 , SE ) ; not inst21 ( _net_9 , SI ) ; and inst22 ( ENABLE_D_AND_NOT_SE_AND_NOT_SI , _net_8 , D , _net_9 ) ; not inst23 ( _net_10 , SE ) ; and inst24 ( ENABLE_D_AND_NOT_SE_AND_SI , _net_10 , D , SI ) ; not inst25 ( _net_11 , SI ) ; and inst26 ( ENABLE_D_AND_SE_AND_NOT_SI , SE , D , _net_11 ) ; and inst27 ( ENABLE_D_AND_SE_AND_SI , SE , D , SI ) ; not inst28 ( _net_12 , SI ) ; not inst29 ( _net_13 , SE ) ; and inst30 ( ENABLE_NOT_SE_AND_NOT_SI , _net_12 , _net_13 ) ; not inst31 ( _net_14 , SE ) ; and inst32 ( ENABLE_NOT_SE_AND_SI , SI , _net_14 ) ; not inst33 ( _net_15 , D ) ; and inst34 ( ENABLE_NOT_D_AND_SI , SI , _net_15 ) ; not inst35 ( _net_16 , SI ) ; and inst36 ( ENABLE_D_AND_NOT_SI , _net_16 , D ) ; not inst37 ( _net_17 , D ) ; and inst38 ( ENABLE_NOT_D_AND_SE , SE , _net_17 ) ; and inst39 ( ENABLE_D_AND_SE , SE , D ) ; specify if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( posedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( posedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( posedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b0 ) ( posedge CK = > ( Q - : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b0 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( posedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b0 ) ( posedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b0 & & SI = = 1 ' b1 ) ( posedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; if ( D = = 1 ' b1 & & SE = = 1 ' b1 & & SI = = 1 ' b1 ) ( posedge CK = > ( Q + : 1 ' b1 ) ) = ( 0 , 0 ) ; ( posedge CK = > ( Q : 1 ' b1 ) ) = ( 0 , 0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $setuphold ( posedge CK & & & ENABLE_NOT_SE_AND_NOT_SI , posedge D & & & ENABLE_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK & & & ENABLE_NOT_SE_AND_NOT_SI , negedge D & & & ENABLE_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK & & & ENABLE_NOT_SE_AND_SI , posedge D & & & ENABLE_NOT_SE_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK & & & ENABLE_NOT_SE_AND_SI , negedge D & & & ENABLE_NOT_SE_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SI , posedge SE & & & ENABLE_NOT_D_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SI , negedge SE & & & ENABLE_NOT_D_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_NOT_SI , posedge SE & & & ENABLE_D_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_NOT_SI , negedge SE & & & ENABLE_D_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SE , posedge SI & & & ENABLE_NOT_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SE , negedge SI & & & ENABLE_NOT_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_SE , posedge SI & & & ENABLE_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_SE , negedge SI & & & ENABLE_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKFSDP_V2Y2_1 ( Q , QN , CK , D , SI , SE ) ; output Q , QN ; input CK , D , SI , SE ; reg viol_0 ; wire delayed_CK , delayed_D , delayed_SI , delayed_SE ; wire int_res__D , int_res_iq , xcr_0 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// `ifdef _fv buf inst0 ( delayed_CK , CK ) ; buf inst1 ( delayed_D , D ) ; buf inst2 ( delayed_SI , SI ) ; buf inst3 ( delayed_SE , SE ) ; `endif snps_mux2 inst4 ( int_res__D , delayed_SI , delayed_D , delayed_SE ) ; `ifndef SNPS_MASK_ERR_UDP snps_dff_err inst5 ( xcr_0 , delayed_CK , int_res__D ) ; `endif snps_dff inst6 ( int_res_iq , viol_0 , delayed_CK , int_res__D , xcr_0 ) ; `ifdef VIRL_functiononly buf # `SNPS_SEQ_DELAY inst7 ( Q , int_res_iq ) ; not # `SNPS_SEQ_DELAY inst8 ( QN , int_res_iq ) ; `else buf inst9 ( Q , int_res_iq ) ; not inst10 ( QN , int_res_iq ) ; `endif `ifdef VIRL_functiononly `else ///////////////////////////////////// // TIMING // ///////////////////////////////////// not inst11 ( _net_0 , SE ) ; not inst12 ( _net_1 , D ) ; not inst13 ( _net_2 , SI ) ; and inst14 ( ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , _net_0 , _net_1 , _net_2 ) ; not inst15 ( _net_3 , SE ) ; not inst16 ( _net_4 , D ) ; and inst17 ( ENABLE_NOT_D_AND_NOT_SE_AND_SI , _net_3 , _net_4 , SI ) ; not inst18 ( _net_5 , D ) ; not inst19 ( _net_6 , SI ) ; and inst20 ( ENABLE_NOT_D_AND_SE_AND_NOT_SI , SE , _net_5 , _net_6 ) ; not inst21 ( _net_7 , D ) ; and inst22 ( ENABLE_NOT_D_AND_SE_AND_SI , SE , _net_7 , SI ) ; not inst23 ( _net_8 , SE ) ; not inst24 ( _net_9 , SI ) ; and inst25 ( ENABLE_D_AND_NOT_SE_AND_NOT_SI , _net_8 , D , _net_9 ) ; not inst26 ( _net_10 , SE ) ; and inst27 ( ENABLE_D_AND_NOT_SE_AND_SI , _net_10 , D , SI ) ; not inst28 ( _net_11 , SI ) ; and inst29 ( ENABLE_D_AND_SE_AND_NOT_SI , SE , D , _net_11 ) ; and inst30 ( ENABLE_D_AND_SE_AND_SI , SE , D , SI ) ; not inst31 ( ENABLE_NOT_SE , SE ) ; not inst32 ( _net_12 , D ) ; and inst33 ( ENABLE_NOT_D_AND_SI , SI , _net_12 ) ; not inst34 ( _net_13 , SI ) ; and inst35 ( ENABLE_D_AND_NOT_SI , _net_13 , D ) ; not inst36 ( _net_14 , D ) ; and inst37 ( ENABLE_NOT_D_AND_SE , SE , _net_14 ) ; and inst38 ( ENABLE_D_AND_SE , SE , D ) ; specify ( posedge CK = > ( Q : 1 ' b1 ) ) = ( 0 , 0 ) ; ( posedge CK = > ( QN : 1 ' b1 ) ) = ( 0 , 0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_NOT_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_NOT_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_NOT_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_NOT_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_SE_AND_NOT_SI , 0 , 0 , viol_0 ) ; $width ( posedge CK & & & ENABLE_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $width ( negedge CK & & & ENABLE_D_AND_SE_AND_SI , 0 , 0 , viol_0 ) ; $setuphold ( posedge CK & & & ENABLE_NOT_SE , posedge D & & & ENABLE_NOT_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK & & & ENABLE_NOT_SE , negedge D & & & ENABLE_NOT_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_D ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SI , posedge SE & & & ENABLE_NOT_D_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SI , negedge SE & & & ENABLE_NOT_D_AND_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_NOT_SI , posedge SE & & & ENABLE_D_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_NOT_SI , negedge SE & & & ENABLE_D_AND_NOT_SI , 0 , 0 , viol_0 , , , delayed_CK , delayed_SE ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SE , posedge SI & & & ENABLE_NOT_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( posedge CK & & & ENABLE_NOT_D_AND_SE , negedge SI & & & ENABLE_NOT_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_SE , posedge SI & & & ENABLE_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; $setuphold ( posedge CK & & & ENABLE_D_AND_SE , negedge SI & & & ENABLE_D_AND_SE , 0 , 0 , viol_0 , , , delayed_CK , delayed_SI ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKINV_4 ( X , A ) ; output X ; input A ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly not # `SNPS_COMBO_DELAY inst0 ( X , A ) ; `else not inst1 ( X , A ) ; `endif `ifdef VIRL_functiononly `else specify ( A - = > X ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKINV_8 ( X , A ) ; output X ; input A ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly not # `SNPS_COMBO_DELAY inst0 ( X , A ) ; `else not inst1 ( X , A ) ; `endif `ifdef VIRL_functiononly `else specify ( A - = > X ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKINV_CK_4 ( Z , CLK ) ; input CLK ; output Z ; wire int_0 ; not inst0 ( int_0 , CLK ) ; `ifdef VIRL_functiononly buf # `SNPS_CKGT_DELAY inst1 ( Z , int_0 ) ; `else buf inst2 ( Z , int_0 ) ; `endif `ifdef VIRL_functiononly `else specify ( CLK - = > Z ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKINV_CK_8 ( Z , CLK ) ; input CLK ; output Z ; wire int_0 ; not inst0 ( int_0 , CLK ) ; `ifdef VIRL_functiononly buf # `SNPS_CKGT_DELAY inst1 ( Z , int_0 ) ; `else buf inst2 ( Z , int_0 ) ; `endif `ifdef VIRL_functiononly `else specify ( CLK - = > Z ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKMUX2_CKY2_4 ( Z , CLK1 , CLK2 , CLKSEL ) ; input CLK1 , CLK2 , CLKSEL ; output Z ; wire Z_int ; reg viol_0 ; snps_mux2 inst0 ( Z_int , CLK2 , CLK1 , CLKSEL ) ; `ifdef VIRL_functiononly buf # `SNPS_CKGT_DELAY inst1 ( Z , Z_int ) ; `else buf inst2 ( Z , Z_int ) ; `endif `ifdef VIRL_functiononly `else not inst3 ( ENABLE_NOT_CLK2 , CLK2 ) ; not inst4 ( ENABLE_NOT_CLK1 , CLK1 ) ; specify if ( CLK2 = = 1 ' b0 & & CLKSEL = = 1 ' b0 ) ( CLK1 + = > Z ) = ( 0 , 0 ) ; if ( CLK2 = = 1 ' b1 & & CLKSEL = = 1 ' b0 ) ( CLK1 + = > Z ) = ( 0 , 0 ) ; if ( CLK1 = = 1 ' b0 & & CLKSEL = = 1 ' b1 ) ( CLK2 + = > Z ) = ( 0 , 0 ) ; if ( CLK1 = = 1 ' b1 & & CLKSEL = = 1 ' b1 ) ( CLK2 + = > Z ) = ( 0 , 0 ) ; if ( CLK1 = = 1 ' b1 & & CLK2 = = 1 ' b0 ) ( CLKSEL - = > Z ) = ( 0 , 0 ) ; if ( CLK1 = = 1 ' b0 & & CLK2 = = 1 ' b1 ) ( CLKSEL + = > Z ) = ( 0 , 0 ) ; $hold ( negedge CLK1 & & & ENABLE_NOT_CLK2 , posedge CLKSEL & & & ENABLE_NOT_CLK2 , 0 , viol_0 ) ; $hold ( negedge CLK1 & & & ENABLE_NOT_CLK2 , negedge CLKSEL & & & ENABLE_NOT_CLK2 , 0 , viol_0 ) ; $setup ( posedge CLKSEL & & & ENABLE_NOT_CLK2 , posedge CLK1 & & & ENABLE_NOT_CLK2 , 0 , viol_0 ) ; $setup ( negedge CLKSEL & & & ENABLE_NOT_CLK2 , posedge CLK1 & & & ENABLE_NOT_CLK2 , 0 , viol_0 ) ; $hold ( negedge CLK2 & & & ENABLE_NOT_CLK1 , posedge CLKSEL & & & ENABLE_NOT_CLK1 , 0 , viol_0 ) ; $hold ( negedge CLK2 & & & ENABLE_NOT_CLK1 , negedge CLKSEL & & & ENABLE_NOT_CLK1 , 0 , viol_0 ) ; $setup ( posedge CLKSEL & & & ENABLE_NOT_CLK1 , posedge CLK2 & & & ENABLE_NOT_CLK1 , 0 , viol_0 ) ; $setup ( negedge CLKSEL & & & ENABLE_NOT_CLK1 , posedge CLK2 & & & ENABLE_NOT_CLK1 , 0 , viol_0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKMUX2_CK_1 ( Z , CLK1 , CLK2 , CLKSEL ) ; input CLK1 , CLK2 , CLKSEL ; output Z ; wire Z_int ; reg viol_0 ; snps_mux2 inst0 ( Z_int , CLK2 , CLK1 , CLKSEL ) ; `ifdef VIRL_functiononly buf # `SNPS_CKGT_DELAY inst1 ( Z , Z_int ) ; `else buf inst2 ( Z , Z_int ) ; `endif `ifdef VIRL_functiononly `else not inst3 ( ENABLE_NOT_CLK2 , CLK2 ) ; not inst4 ( ENABLE_NOT_CLK1 , CLK1 ) ; specify if ( CLK2 = = 1 ' b0 & & CLKSEL = = 1 ' b0 ) ( CLK1 + = > Z ) = ( 0 , 0 ) ; if ( CLK2 = = 1 ' b1 & & CLKSEL = = 1 ' b0 ) ( CLK1 + = > Z ) = ( 0 , 0 ) ; if ( CLK1 = = 1 ' b0 & & CLKSEL = = 1 ' b1 ) ( CLK2 + = > Z ) = ( 0 , 0 ) ; if ( CLK1 = = 1 ' b1 & & CLKSEL = = 1 ' b1 ) ( CLK2 + = > Z ) = ( 0 , 0 ) ; if ( CLK1 = = 1 ' b1 & & CLK2 = = 1 ' b0 ) ( CLKSEL - = > Z ) = ( 0 , 0 ) ; if ( CLK1 = = 1 ' b0 & & CLK2 = = 1 ' b1 ) ( CLKSEL + = > Z ) = ( 0 , 0 ) ; $hold ( negedge CLK1 & & & ENABLE_NOT_CLK2 , posedge CLKSEL & & & ENABLE_NOT_CLK2 , 0 , viol_0 ) ; $hold ( negedge CLK1 & & & ENABLE_NOT_CLK2 , negedge CLKSEL & & & ENABLE_NOT_CLK2 , 0 , viol_0 ) ; $setup ( posedge CLKSEL & & & ENABLE_NOT_CLK2 , posedge CLK1 & & & ENABLE_NOT_CLK2 , 0 , viol_0 ) ; $setup ( negedge CLKSEL & & & ENABLE_NOT_CLK2 , posedge CLK1 & & & ENABLE_NOT_CLK2 , 0 , viol_0 ) ; $hold ( negedge CLK2 & & & ENABLE_NOT_CLK1 , posedge CLKSEL & & & ENABLE_NOT_CLK1 , 0 , viol_0 ) ; $hold ( negedge CLK2 & & & ENABLE_NOT_CLK1 , negedge CLKSEL & & & ENABLE_NOT_CLK1 , 0 , viol_0 ) ; $setup ( posedge CLKSEL & & & ENABLE_NOT_CLK1 , posedge CLK2 & & & ENABLE_NOT_CLK1 , 0 , viol_0 ) ; $setup ( negedge CLKSEL & & & ENABLE_NOT_CLK1 , posedge CLK2 & & & ENABLE_NOT_CLK1 , 0 , viol_0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKND2_1 ( X , A1 , A2 ) ; output X ; input A1 , A2 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly nand # `SNPS_COMBO_DELAY inst0 ( X , A1 , A2 ) ; `else nand inst1 ( X , A1 , A2 ) ; `endif `ifdef VIRL_functiononly `else specify if ( A2 = = 1 ' b1 ) ( A1 - = > X ) = ( 0 , 0 ) ; if ( A1 = = 1 ' b1 ) ( A2 - = > X ) = ( 0 , 0 ) ; endspecify `endif endmodule `endcelldefine `celldefine module HDBULT11_MRKND2_4 ( X , A1 , A2 ) ; output X ; input A1 , A2 ; ///////////////////////////////////// // FUNCTIONALITY // ///////////////////////////////////// ///////////////////////////////////// // TIMING // ///////////////////////////////////// `ifdef VIRL_functiononly nand # `SNPS_COMBO_DELAY inst0 ( X , A1 , A2 ) ; `else nand inst1 ( X , A1 , A2 ) ; `endif `ifdef VIRL_functiononly `else specify if ( A2 = = 1 ' b1 ) ( A1 - = > X ) = ( ...

  1   2   3   4   5 ... 41